Vítejte na stránkách Components-Mart.com
čeština

Zvolte jazyk

  1. English
  2. Français
  3. Gaeilge
  4. polski
  5. Afrikaans
  6. Magyarország
  7. Български език
  8. Italia
  9. Kongeriket
  10. Suomi
  11. lietuvių
  12. Eesti Vabariik
  13. tiếng Việt
  14. Dansk
  15. čeština
  16. Türk dili
  17. íslenska
  18. עִבְרִית
  19. Svenska
  20. ภาษาไทย
  21. Nederland
  22. Slovenija
  23. Slovenská
  24. Português
  25. español
  26. Melayu
  27. Hrvatska
  28. Deutsch
  29. românesc
  30. Ελλάδα
  31. සිංහල
  32. 한국의
  33. Maori
zrušení
RFQs / Order
Part No. Manufacturer Qty  
domů > Zprávy > Xilinx zahrnuje heterogenní výpočet s prvními ACAP

Xilinx zahrnuje heterogenní výpočet s prvními ACAP

Xilinx embraces heterogeneous computing with first ACAPs

Versal AI a Versal Prime byly představeny na vývojovém fóru jako odpověď na potřebu heterogenní výpočetní techniky pro zpracování objemu dat používaných dnes.

"Versal je rušivá technologie," řekl Kirk Saban, ředitel pro produktový a technický marketing, Xilinx na předběžném briefingu.

"Dnes dnes převládá nikdo architektura; to je doba heterogenního výpočtu, "oznámil. "Dnešní vývojáři potřebují softwarovou programovatelnost, výkon pro různorodé aplikace - potřebují portovat a přizpůsobovat kód, aby získali nejlepší výkon pro aplikaci. V tomto [vývojáři] jsou hardwarové agnostiky ".

Jako výsledek, řekl Saban, platforma je potřebná, která může měřit a držet krok s inovací.

Řada AI Core je navržena tak, aby sladěla spojení s přizpůsobitelnými škálovatelnými motory pro adaptabilní pracovní zatížení pro aplikaci, vysvětlil Saban. Série je optimalizovaná pro cloud, networking a autonomní technologii a je tvořena pěti zařízeními se 128 až 400 AI motory.

Zařízení jsou založena na dvoujádrových aplikačních procesorech Arm Cortex-A72, dvoujádrových procesorech Arm Cortex-R5 v reálném čase. Kromě 1,9 milionu systémových logických buněk existuje 32 Mbit nových bloků Accelerator RAM, které podporují vlastní hierarchii paměti.

Hostitelské rozhraní PCIe Gen4 s osmipásmovým a 16pásmovým rozhraním a hostitelským rozhraním CCIX jsou společně s 32G SerDes dodávány až čtyři integrované řadiče paměti DDR4 až čtyři multi-rate Ethernet MAC a 650 vysoce výkonných vstupů / výstupů pro MIPI D- PHY, NAND, paměťové paměti třídy storage a LVDS.

Síť na čipu (NoC) má až 28 portů master / slave a poskytuje nízkou latenci šířky pásma více protokolů.
Řada Versal Prime je střední variantou v portfoliu a zaměřuje se na inline akceleraci, jak se používá například při vytváření radarového paprsku. Je založen na stejných Arm jádrech jako AI Core a je tvořen devíti zařízeními.

Má více než 4000 DSP motorů, pro vysoce přesné plovoucí body s nízkou latencí a více než dvěma miliony systémových logických buněk, 200 Mbit UltraRAM, více než 90 Mbit blokové paměti RAM a 30 Mbit distribuované paměti RAM. Série obsahuje také čtyři a osmipásová rozhraní PCIe Gen4 a CCIX, SerDes a 58G PAM4 SerDes, až šest integrovaných řadičů paměti DDR4, až čtyři multi-rate Ethernet MAC, I / O pro MIPI D-PHY, NAND , paměťové rozhraní tříd paměti, LVDS a HD I / O pro propojení s rozhraním 3.3V.

Cílovými aplikacemi jsou komunikační testovací zařízení, síť datových center a akcelerace ukládání dat, Nx100G Ethernet a optická přenosová síť (OTN), vysílací přepínače, lékařské zobrazování a řízení elektroniky.

Řada Versal je založena na technologii procesů Finfet 7Mm společnosti TSMC. AI Core a Premium jsou prostřednictvím zákazníků prostřednictvím programu Xilinx včas dostupné a budou obecně dostupné ve druhé polovině roku 2019.

Ve svém představení generální ředitel společnosti Xilinx Victor Peng popsal Versal jako "upravený křemík bez vlastního křemíku - je škálovatelný a rozšiřitelný".

AI Core je navržen pro propustnost interferencí AI, zatímco Prime je nejrozsáhlejší aplikace v polovině rozsahu, která je k dispozici v roce 2019. V roce 2020 společnost představí Premium s 112G SerDes a 600G jádrem a AI Edge, nejnižší výkon AI rodiny. Později v roce 2020 bude zaveden AI RF. To integroval RF pro 5G bezdrátové aplikace. V roce 2011 bude zavedena možnost HBM pro integraci paměti.

zde je vývojové prostředí umožňující Versal. Jeho software stack zahrnuje ovladače, middleware, knihovny a podporu softwarového rámce. Nástroje programování softwaru budou vyhlášeny příští rok.